一、同步FIFO 1、代码 2、仿真 二、异步FIFO 1、分析 (1)格雷码 比较空满时,需要读写地址进行判断,二者属于跨时钟域,需要进行打拍的同步处理,未避免亚稳态,采用格雷码,因为格雷码相邻只有一位变化,这样同步多位时更不容易产生问题 ...
组合电路 时序电路 组合逻辑电路:数字电路满足任意时刻的输出仅仅取决于该时刻的输入 时序逻辑电路:数字电路任意时刻的输出不仅取决于当前时刻的输入,而且还取决于数字电路原来的状态 同步电路 异步电路 同步电路:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。所有触发器的状态的变化都与所加的时钟脉冲信号同步。同步电路的时钟之间有固定的因果关系 异步电路:电 ...
2020-09-10 10:12 0 2022 推荐指数:
一、同步FIFO 1、代码 2、仿真 二、异步FIFO 1、分析 (1)格雷码 比较空满时,需要读写地址进行判断,二者属于跨时钟域,需要进行打拍的同步处理,未避免亚稳态,采用格雷码,因为格雷码相邻只有一位变化,这样同步多位时更不容易产生问题 ...
1、CMOS/TTL/ECL电路的比较 补充:CMOS和TTL电路的区别是什么? 结构:CMOS电路由场效应管,TTL由双极性晶体管构成。 电平范围:CMOS逻辑电平范围大(5~15 ...
1、什么是时钟抖动(jitter) 芯片的某一个给定点上时钟周期发生暂时性变化,即达到电路某一点的连续时钟边沿之间间隔的变化称为时钟抖动。 2、什么是时钟偏移(skew) 时钟信号到达 ...
1、典型FPGA的开发流程 2、FPGA内部资源包括哪些及作用? 1)、输入输出单元(IOB) 可编程输入/输出单元简称 I/O 单元,是芯片与外界电路的接口部分,完成不同电气特性下对 ...
1、速度和面积互换原则 所谓速度,是指整个工程稳定运行所能达到的最高时钟频率,他不仅和FPGA内部各个寄存器的建立时间、保持时间以及FPGA与外部接口的各种时序要求有关,而且还和两个紧邻的寄存器间的 ...
1、读写没有空闲周期。(fA>fB) fA = 80MHz fB = 50MHz Burst Length = 120 读写之间没有空闲周期,是连续读写一个突发长度。 解法: ...
低功耗简单知识 1、低功耗分类? 分为静态功耗和动态功耗; 静态功耗是指漏电流功耗,是电路状态稳定时的功耗,其数量级很小; 动态功耗是指电容充放电功耗和短路功耗,是由电路的翻转造成的; ...
1、IC设计的基本流程 1.需求分析 分析用户或市场的需求,并将其翻译成对芯片产品的技术需求。(Office) 2.规格制定 芯片需要达到的具体功能和性能方面的要求。 (Office) 3.方案 ...