DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组 ...
前面高速先生已经讲解过众多的DDR 理论和仿真知识,下面就开始谈谈我们LATOUT攻城狮对DDR 设计那些事情了,那么布局自然是首当其冲了。对于DDR 的布局我们首先需要确认芯片是否支持FLY BY走线拓扑结构,来确定我们是使用T拓扑结构还是FLY BY拓扑结构.。常规我们DDR 的布局满足以下基本设计要求即可: .考虑BGA可维修性:BGA周边器件 MM禁布,最小 MM。 .DFM 可靠性:按照 ...
2017-05-12 17:26 0 13507 推荐指数:
DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组 ...
对于开关电源布局布线注意事项,许多关注高速先生的网友在上期问答环节和我们积极互动。那么接下来两期我就和大家分享一下平时我们在PCB设计中对于开关电源布局布线的注意事项。 开关电源布局注意事项 首先还是借用众多高速先生粉丝所提到的优先观点,不管是布局还是布线优先参考芯片datasheet ...
上期我们谈到了开关电源布局方面的注意事项,对于layout 工程师来说电源模块布局完成时,布线也就基本已经规划好,布局做好,布线自然水到渠成。如下图1所示原理图: 图1 从原理图中我们可以看到:a:主电流通道(红色)b:地的区别(电源地 、信号地、其他信号地)c:反馈通道 ...
转自于:http://blog.csdn.net/qq_29350001/article/details/51781419 关于DDR3布线的一些规范(个人总结)本规范为个人总结,介绍得比较简单。当然,具体规范不止这么点。写得不好的地方还请见谅。1. 一、阻抗方面 ...
转载于: http://mp.weixin.qq.com/s?src=3×tamp=1510989886&ver=1&signature=t3ZBSU8dkoN9RG ...
一、 PCB板的元素 1、 工作层面 对于印制电路板来说,工作层面可以分为6大类, 信号层 (signal layer) 内部电源/接地层 (internal plane layer) 机械层(mechanical layer) 主要用来放置物理边界和放置尺寸标注等信息,起到 ...
1.PCB布线与布局隔离准则:强弱电流隔离、大小电压隔离,高低频率隔离、输入输出隔离,分界标准为相差一个数量级。隔离方法包括:空间远离、地线隔开。 2. 晶振要尽量靠近IC,且布线要较粗 3. 晶振外壳接地 ...
一、硬件设计 1、DDR3颗粒一侧,控制线、地址线线序不能交换; 2、DDR3颗粒一侧,数据线可随意交换; 3、FPGA一侧,控制线、地址线、数据线均有专用引脚,需全部按要求连接。 这样一是为了硬件布线能通,二是保证了FPGA分配引脚时不会乱,按照专用引脚规定的分配即可 ...