Allegro16.6 中Static Phase和Relative Propagation Delay的区别 ; Dynamic Phase:动态相位检查;Static Phase Tolerance 这个约束设置了两根差分线之间的差值;SPhase窗口 ;


原文链接:https://blog.csdn.net/LIYUANNIAN/article/details/83514165

 

一.

目录

1. 使用Relative Propagation Delay约束差分线TX+_GP0和TX-_GP0

2. 使用Static Phase约束差分线TX+_GP0和TX-_GP0

3. 几点结论

简单地说:

使用Static Phase的设置和操作步骤很简单,得到的结果很粗暴;

使用Relative Propagation Delay的设置和操作步骤相对麻烦,但得到的结果相对全面。

看个人喜好了,两个都用就没有必要了。

以下图所示的差分对为例,布线后分别使用Static Phase和Relative Propagation Delay对差分线长进行对比测试。

布线图就不列出了,不好列...

1. 使用Relative Propagation Delay约束差分线TX+_GP0和TX-_GP0
位置:Electrical -> Net -> Routing -> Relative Propagation Delay

步骤:将TX+_GP0和TX-_GP0设置为差分对 -> 为差分对创建匹配组(Match Group) -> 将差分对的一个组员设置为Target -> 设置Delta:Tolerance -> Analyze。

下图是使用Relative Propagation Delay约束匹配组TX_GP0后的分析结果:

上图可以看出,匹配组TX_GP0中的差分线组员TX-_GP0以TX+_GP0为TARGET,TX-_GP0的Actual值为38.4mil,+/-列为-,意味着TX-_GP0的Total Etch Length比TX+_GP0的Total Etch Length短了38.4mil。

另外,既然TX+_GP0为TARGET,那么,这个TARGET的长度是多少呢?就是上图中TX+_GP0的Length = 2991.7mil;

那么,上图中的Length是指什么呢?就是指Total Etch Length;

那么,Total Etch Length是指什么呢?就是指:当你在Allegro的Find界面选择Nets后,点击TX+_GP0或者TX-_GP0网络显示出的Length。

下图中显示了TX-_GP0网络的Total Etch Length = 2953.4mil,就对应上图TX-_GP0的Length。

2. 使用Static Phase约束差分线TX+_GP0和TX-_GP0
位置:Electrical -> Net -> Routing -> Differential Pair

步骤:将TX+_GP0和TX-_GP0设置为差分对 -> 设置Tolerance -> Analyze

下图是使用Static Phase约束差分对TX_GP0后的分析结果:

上图可以看出,使用Static Phase的分析界面比较简单粗暴,Actual = 38.4mil,意味着我们只能看出差分线的两个组员TX+_GP0和TX-_GP0的Total Etch Length相差了38.4mil,但是无法看出谁比谁短。

3. 几点结论
1)Relative Propagation Delay的Actual值和Static Phase的Actual值都表示差分线两个组员的Total Etch Length之间的差值,Total Etch Length就是整个网络的长度,就是你只在Find界面勾选Nets时点击该网络得到的长度。

2)Actual和Margin总是同时出现的,君不见Actual和Margin的差值就是Tolerance,所以一般不用考虑Margin的值了,只关注Actual就可以了,考虑太多容易头疼...

二 .

转载于:https://blog.csdn.net/weixin_30690833/article/details/95130394

 

 Dynamic Phase:动态相位检查,在16.3版本新加入的功能。对差分对路径中每个转角之间造成的路径差异进行检查。如在整个差分对网络中,正向与反向之间的走线差距不能超过“x mils”。如果整个路径中的某一个位置,发生了两个信号之间相位偏移超过了规定的“x mils”,这个误差必须在“y mils”范围内补偿回来。如下图x=20,y=600.设定约束时。tolerance填入x值,max length填入y值。

对于不符合约束的走线的路径会以高亮显现,并且显示DY错误。

Static Phase Tolerance  这个约束设置了两根差分线之间的差值,单位是mil或ns。

设置了此项后,在走线时会实时的显示走线差,在绿灯时符合约束。如图

在Net→routing→Differential Pair中也可以看到实际的值。

需要注意的是布线时“SPhase”显示的是裕量值(Margin),而并非实际值(Actual)。

裕量值的范围

如图所示在-∞到+-公差区间内,实际线长比目标线长要短,裕量值为实际值—目标值+公差。绿灯0意为实际值比目标值少公差值长,+裕量值越大意为实际线长越接近目标线长。

在+∞到+-公差区间内,实际线长比目标线长要长,裕量值为实际值—目标值—公差。

—裕量值越大意为实际线长越接近目标线长。

对于不符合约束的差分对会显示”DP”的DRC错误提示

 Uncoupled length:该约束限制了差分对的一对网络之间的不匹配长度。差分对刚刚从芯片出来的走线通常是不耦合的,“gather contrlo”可以设置为“ignore(忽略)”和“include(包括)”,意思为在计算不匹配长度时是否包含差分对刚从芯片出来的这段不耦合的线长。在在Net→routing→Differential Pair可以查看具体的数值。

对于不符合约束的差分对,会显示“DU”的DRC错误提示。

 


免责声明!

本站转载的文章为个人学习借鉴使用,本站对版权不负任何法律责任。如果侵犯了您的隐私权益,请联系本站邮箱yoyou2525@163.com删除。



 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM