原文:基于FPGA的74ls148设计

ls 简介 ls 是 线 线优先编码器,将 条数据线 进行 线 二进制 八进制 优先编码,即对最高位数据线进行译码。利用选通端 EI 和输出选通端 EO 可进行八进制扩展。 ls 管脚图和逻辑图 管脚介绍 编码输入端 低电平有效 EI 选通输入端 低电平有效 A A A 三位二进制编码输出信号即编码输出端 低电平有效 GS 片优先编码输出端即宽展端 低电平有效 EO 选通输出端,即使能输出端 l ...

2021-10-05 11:15 0 163 推荐指数:

查看详情

利用74ls148组成16线-4线优先编码器

原本是要用优先编码器器CD4532来进行设计,它的逻辑也比较符合我的习惯,但是设计好后,发现仿真软件中没有这芯片,所以又采用了74ls148这个芯片来进行设计。但是其实区别不是很大,这两个芯片都是8线-3线优先编码器,但是他们的逻辑是相反的。 先说下,我在这次 ...

Sun Jul 19 19:48:00 CST 2020 0 4196
用3-8线译码器74LS138、D触发器74LS74设计汽车尾灯控制电路

用3-8线译码器74LS138、D触发器74LS74设计汽车尾灯控制电路, 要求: 假设汽车尾部左右各有3个指示灯(用发光二极管模拟), a汽车正常运行时指示灯全灭; b右转弯时,右侧3个指示灯按右循环顺序点亮; c左转弯时左侧3个指示灯按左循环顺序点亮; d临时刹车所有指示灯同时闪烁 ...

Sat Nov 09 19:47:00 CST 2019 0 417
74LS194环形计数器循环一个1/0自启动真值表设计

本文为原创文章,转载请注明出处!!! #clayyjh#博客园# #https://www.cnblogs.com/clayyjh/p/13445627.html# 1. 74LS194的功能表 2. 实现如下图所示的具有4个有效状态循环一个0的计数器 ...

Thu Aug 06 20:55:00 CST 2020 0 2824
Multisim-74LS08\74LS02\74LS86逻辑功能仿真实验

一. 实验目的 了解TTL门电路的外观封装、引脚分布和使用方法。 掌握数字电路试验台、万用表和示波器的使用方法。 掌握TTL与门、或非门和异或门的逻辑功能。 认识门电路对信号的控制作用。 二.实验内容 1.原始数据 表1 74LS08的测试 ...

Tue May 26 07:50:00 CST 2020 0 2932
用Verilog写一个74LS160

5-10 用Verilog设计一个功能类似74ls160的计数器。 (1)解题思路 设计一个74ls160,需要知道它的功能表,以及原理图 (2)核心模块代码 module fidv1 (rd,clk,et,load,datain,dataout,cout,ep ...

Sat May 11 05:40:00 CST 2019 0 939
74HC/LS/HCT/F系列芯片的区别

1、 LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路;2、 LS是TTL电平,HC是COMS电平。3、 LS输入开路为高电平,HC输入不允许开路, hc 一般都要求有上下拉电阻来确定输入端无效时的电平。LS却没有这个要求 ...

Thu Apr 29 21:39:00 CST 2021 0 282
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM