原文:校招基础——存储器

存储器分类 按存储器方式划分存储器和其特点 另一种说法: 随机读写存储器 random access memory,随机存取存储器 SRAM Static RAM,静态随机存储器 断电数据丢失 .DRAM. Dynamic RAM,动态随机存取存储器 断电数据丢失 SDRAM Synchronous DRAM,同步动态随机存储器 断电数据丢失 DDR DDR SDRAM 双倍速率同步动态随机存储 ...

2020-09-10 10:27 2 636 推荐指数:

查看详情

基础——锁存器和触发

基本概念 1、名词解释 锁存器(latch)是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,尽当锁存器处于使能状态时,输出才会随着数据输入发生变化。 触发(flipflop)是边沿敏感的存储单元,数据存储的动作由某一信号的上升或者下降沿行同步的。(钟控D触发 ...

Thu Sep 10 18:01:00 CST 2020 0 1559
基础——CMOS管

1、CMOS/TTL/ECL电路的比较 补充:CMOS和TTL电路的区别是什么? 结构:CMOS电路由场效应管,TTL由双极性晶体管构成。 电平范围:CMOS逻辑电平范围大(5~15 ...

Thu Sep 10 05:37:00 CST 2020 0 1113
基础——时钟

1、什么是时钟抖动(jitter) 芯片的某一个给定点上时钟周期发生暂时性变化,即达到电路某一点的连续时钟边沿之间间隔的变化称为时钟抖动。 2、什么是时钟偏移(skew) 时钟信号到达数字电路各个部分所用时间的差异。由于时钟源到达不同寄存所经历路径的驱动和负载的不同,时钟边沿 ...

Thu Sep 10 18:30:00 CST 2020 0 851
基础——FPGA基础

是由查找表和寄存组成的,查找表完成纯组合逻辑功能。FPGA内部寄存可配置成触发或锁存器。Alter ...

Thu Sep 10 04:46:00 CST 2020 0 1052
基础——同步和异步

1、 组合电路、时序电路 (1) 组合逻辑电路:数字电路满足任意时刻的输出仅仅取决于该时刻的输入; (2) 时序逻辑电路:数字电路任意时刻的输出不仅取决于当前时刻的输入,而且还取决于数字电路原来的状态; 2、 同步电路、异步电路 (1) 同步电路:各触发的时钟端全部连接 ...

Thu Sep 10 18:12:00 CST 2020 0 2022
基础——IC设计

1、IC设计的基本流程 1.需求分析 分析用户或市场的需求,并将其翻译成对芯片产品的技术需求。(Office) 2.规格制定 芯片需要达到的具体功能和性能方面的要求。 (Office) 3.方案 ...

Thu Sep 10 18:45:00 CST 2020 0 1161
基础——IC工艺

1、 最能描述集成电路工艺技术水平的技术指标是(B) A、晶片直径 B、特征尺寸 C、芯片面积 D、封装 2、 相同工艺条件下,下列哪种逻辑的组合逻辑延迟最长(A) A、2输入异或门 B、2输入与非门 C、2输入或门 D、1输入反相 3、对于90nm制程芯片,合法的电压 ...

Thu Sep 10 19:05:00 CST 2020 0 619
基础——竞争与冒险

1、毛刺 信号在器件内部通过连线和逻辑单元时有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。由于 ...

Thu Sep 10 18:03:00 CST 2020 0 464
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM