原文:GE端口之SerDes和SGMII模式

在以太网交换机中,上联GE端口通常可以配置为SerDes模式和SGMII模式两种。 硬件连接 SerDes模式和SGMII模式在硬件连线上是完全兼容的,都是一对接收 发送差分信号。 SGMII模式另外有接收数据参考时钟信号,如果MAC和PHY各自拥有独立的参考时钟,则可以忽略。 以BCM 芯片为例,SGMII模式下: SerDes模式下: 实际使用过程中,通过配置MAC相关寄存器,配置GE端口模式 ...

2020-01-03 14:21 0 2537 推荐指数:

查看详情

012 GMII、SGMIISerDes的区别和联系

一、GMII和SGMII的区别和联系 GMII和SGMII区别,上一篇已经介绍了,这一篇重点介绍SGMIISerDes区别。 GMII和SGMII GMII 在MII接口基础上提升了数据位宽和Clock频率成为1000Mbps接口 RXD ...

Sat Aug 21 18:01:00 CST 2021 0 183
SERDES

FPGA发展到今天,SerDes(Serializer-Deserializer)基本上是标配了。从PCI到PCI Express, 从ATA到SATA,从并行ADC接口到JESD204, 从RIO到Serial RIO,…等等,都是在借助SerDes来提高性能。SerDes是非常复杂的数模混合 ...

Wed Dec 22 18:03:00 CST 2021 0 939
理解SerDes 之一

理解SerDes FPGA发展到今天,SerDes(Serializer-Deserializer)基本上是标配了。从PCI到PCI Express, 从ATA到SATA,从并行ADC接口到JESD204, 从RIO到Serial RIO,…等等,都是在借助SerDes来提高性能。SerDes ...

Wed Oct 07 04:46:00 CST 2015 0 2115
GMII,SGMII,SSGMII和

MII接口: RXD(Receive Data)[3:0]:数据接收信号,共4根信号线; TX_ER(Transmit Error): 发送数据错误提示信号,同步于TX_CLK,高电平有效 ...

Sat Mar 10 07:56:00 CST 2018 0 10701
SGMII调试及丢包问题

使用88E1514和FPGA连接做以太网通信,走的是LVDS接口 ip核使用:GMII转SGMII的桥,使用了同步SGMII模式,需要提供一路125MHz的同步时钟,并固定在1G模式。 ----------------------------------------------------------------------------------------------- ...

Fri Jun 12 02:01:00 CST 2020 0 713
什么是SerDes,serializer/deserializer?

序列化器与反序列化器(SerDes,serializer/deserializer)是一种进行串行数据和并行数据相互转换的收发集成电路(IC)。发送器部分是一个串行到并行的转换器,接收器部分是一个并行到串行的转换器。多个SerDes接口常常装在一个包装里。    SerDes方便了串行数据流两点 ...

Wed Nov 14 22:20:00 CST 2018 0 846
SerDes、RocketIO、GTX

1.SerDesserdes = serial and deserial,就是组串器与解串器,也就是通用的高速IO。 GTX,GTP,GTH等都是SERDES,只是速率不一样,XILINX叫其不同的名字方便区分 GTX由:serdes+LVDS+PLL+8b/10b编解码+绕解码组成,不仅是 ...

Mon Apr 16 22:44:00 CST 2018 0 1116
MII、GMII、RMII、SGMII、XGMII

 MII即媒体独立接口,也叫介质无关接口。它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口,以及一个MAC和PHY之间的管理接口(图1)。   数据接口包括分别用于发送器和接收器的两 ...

Mon Nov 20 22:32:00 CST 2017 0 1980
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM