原文:基于FPGA的数字秒表设计

硬件平台:DE 软件环境:Quartus II . 采样了较为简单的计数方法,详细代码就不讲解了,分为三个模块,一个是计数模块 count.v,一个是显示模块 disp.v,还有一个是顶层模块 miaobiao.v。有清零按键和暂停拨码开关。 顶层模块: miaobiao.v 计数模块: count.v 显示模块: disp.v 仿真用的是Modelsim SE . ,只对计数模块进行了仿真,不是 ...

2019-10-05 23:02 2 706 推荐指数:

查看详情

基于FPGA数字跑表设计

设计数字跑表的主要功能有:1、具有显示分、秒以及百分秒的秒表功能,2、具有暂停和复位功能 一、设计准备 输入端口: 1)复位信号CLR,当CLR=1时输出全部置0,当CLR=0时系统正常工作。 2)暂停信号PAUSE,当PAUSE=1时暂停计数,当PAUSE=0时正常计数 ...

Thu May 06 02:42:00 CST 2021 0 1435
基于FPGA数字时钟的设计与实现

基于FPGA的Digital_clock的设计与实现 一、设计要求 1.正常显示功能 四位数码管显示当前时间、日期以及闹钟时间。对于时间(当前时间、闹钟时间)来说,数码管的前两位显示小时,后两位显示分钟。对于日期的年份来说,使用四位数码管进行显示;对于日期的月份和日期来说,数码管的前两位显示 ...

Thu Dec 09 00:51:00 CST 2021 0 963
数字设计FPGA应用学习笔记

数字设计FPGA应用学习笔记 第一章 FPGA基础及电路设计 FPGA基础及电路设计包含两个方面的内容,一个是FPGA基础及7系列FPGA基本原理,另外就是FPGA电路设计,FPG广泛应用于军事、医疗、工业、通信等领域,下面是两款实验板: FPGA基础及7系列FPGA基本原理 ...

Thu May 10 04:25:00 CST 2018 1 1445
数字电路设计中DSP和FPGA的比较与选择

博主研究生所在的实验室是搞雷达的,项目所涉及的板卡都是DSP+FPGA架构的,至于原因,只知道FPGA是并行的,用来处理速度要求高,运算结构简单的大数据量过程或算法,比如接收处理天线各阵元采样的初始数据等;DSP是顺序的,用来处理数据量较低但运算量较大的算法,比如DBF算法、矩阵求逆算法等。看了 ...

Sat Jun 10 22:37:00 CST 2017 0 5334
FPGA学习笔记(三)—— 数字逻辑设计基础(抽象的艺术)

###### 【该随笔中图片来源于清华大学物理系曾鸣老师】 #########   FPGA设计的是数字逻辑,在开始用HDL设计之前,需要先了解一下基本的数字逻辑设计—— 一门抽象的艺术。   现实世界是一个模拟的世界,有很多模拟量,比如温度,声音······都是模拟信号,通过对模拟信号进行 ...

Fri May 25 18:11:00 CST 2018 0 1326
数字逻辑实践4->面向硬件电路的设计思维--FPGA设计总述

本文是对实验课上讲解的“面向硬件电路的设计思维”的总结,结合数字逻辑课本,进行提炼和整理。 主要来源是课件与本人整理,部分参考了网络大佬的博客。 本文主要介绍不同于之前软件设计思维的硬件设计思维,从非阻塞赋值、并行、面积速度转换、同步电路设计原则、模块划分设计、if-case对比等方面进行整理 ...

Fri Nov 26 07:06:00 CST 2021 2 650
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM