原文:FPGA设计千兆以太网MAC(3)——数据缓存及位宽转换模块设计与验证

本文设计思想采用明德扬至简设计法。上一篇博文中定制了自定义MAC IP的结构,在用户侧需要位宽转换及数据缓存。本文以TX方向为例,设计并验证发送缓存模块。这里定义该模块可缓存 个最大长度数据包,用户根据需求改动即可。 该模块核心是利用异步FIFO进行跨时钟域处理,位宽转换由VerilogHDL实现。需要注意的是用户数据包位宽 bit,因此包尾可能有无效字节,而转换为 bit位宽数据帧后是要丢弃无 ...

2018-10-07 21:44 0 2222 推荐指数:

查看详情

FPGA设计千兆以太网MAC(2)——以太网协议及设计规划

  上篇该系列博文中通过MDIO接口实现了PHY芯片的状态检测,验证其已处于1000M 全双工工作模式。在设计MAC逻辑之前,要先清楚MAC与PHY之间的接口以及以太网协议细节,这样才能保证网络的兼容性。本文内容多来自Xilinx官方文档pg051 tri-mode-eth-mac ...

Sun Sep 30 21:21:00 CST 2018 0 1701
【小梅哥FPGA进阶学习之旅】基于Altera FPGA 的DDR2+千兆以太网电路设计

DDR2电路设计 在高速大数据的应用中,高速大容量缓存是必不可少的硬件。当前在FPGA系统中使用较为广泛的高速大容量存储器有经典速度较低的单数据速率的SDRAM存储器,以及速度较高的双速率DDR、DDR2、DDR3型SDRAM存储器,DDR系列的存储器都需要FPGA芯片有对应的硬件电路结构支持 ...

Thu Jan 05 05:21:00 CST 2017 0 12180
基于FPGA千兆以太网的实现

一、简介   一般来说,我们要将 FPGA 板子上采集的数据传输到 PC 端有多种方式,如 UART、USB、千兆、光纤、PCIe等手段,感觉还是千兆传输的性价比最高,实现上不是很难,传输速率也比较快。以太网的分类有标准以太网(10Mbit/s),快速以太网(100Mbit/s)和千兆 ...

Thu Jul 09 03:09:00 CST 2020 0 2608
FPGA——以太网MAC数据发送协议实现及验证

一、设计思路 FPGA实现MAC层(数据链路层)的功能并连接到RTL8211物理层(PHY)芯片实现以太网数据的发送 使用GMII接口 时钟是125MHz,一次发8bit数据 8bit * 125M = 1000Mbit 所以叫做千兆以太网 RTL8211时序 ...

Tue Feb 23 00:32:00 CST 2021 0 582
【转】简谈基于FPGA千兆以太网

原文地址:   http://blog.chinaaet.com/luhui/p/5100052903 大家好,又到了学习时间了,学习使人快乐。今天我们来简单的聊一聊以太网以太网FPGA学习中属于比较高级的内容了,有些同学肯定会感觉以太网学习起来非常不容易。其实,我可以告诉大家,前期 ...

Wed Feb 21 17:30:00 CST 2018 0 6350
Altera三速以太网IP核使用(下篇)之千兆接口设计与使用

MAC IP核的主要作用是:实现数据链路层协议,分为TX方向与RX方向,TX方向实现的是在原包文的前面加上7个55和1个D5,RX方向则相反。在使用这个 MAC IP核之前,首先确认下自己使用的网卡是支持千兆网卡还是百兆网卡,我自己的电脑是百兆网卡,百兆网卡只支持百兆速率的传输,要按照百兆网卡 ...

Wed Jul 04 01:01:00 CST 2018 40 4352
基于FPGA以太网开发

基于FPGA以太网开发,在调试过的FPGA玩家开来,其实算不上很难的技术!但是如果只是菜鸟级别的选手,没有调试过的话,就有些头疼了!早在自己在实习的时候,就接触到XAUI(万兆以太网口)接口,但是由于某些原因没能参与调试,成为了自己的遗憾,这次在Altera平台下开发百兆以太网,想通过博文的方式 ...

Wed Jun 22 18:04:00 CST 2016 6 8156
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM