原文:PHY芯片88EE1111 MDIO接口调试

本次调试 EE PHY芯片之主要目的主要对应为了将其默认的GMII接口通过配置成RGMII接口。因此,可能本文档涉及到的内容并没有涉及到PHY芯片的 EE 所有内容。 PHY芯片管理接口: EE 芯片可通过硬件设置成两种管理接口,一种就是本文所提的MDIO接口。一种对应的就是Two Wire Serial Interface TWSI ,也就是I c接口,这不做讨论。主要硬件选择是通过 EE 的C ...

2014-03-05 12:26 0 6876 推荐指数:

查看详情

以太网PHY 芯片之 MII/MDIO接口详解

本文主要分析MII/RMII/SMII,以及GMII/RGMII/SGMII接口的信号定义,及相关知识,同时本文也对RJ-45接口进行了总结,分析了在10/100模式下和1000M模式下的设计方法。 MII接口提供了MAC与PHY之间、PHY与STA(Station ...

Tue Jan 28 20:44:00 CST 2014 0 66002
MAC与PHY连接的管理接口MDIO

MII Management interface用于MAC层或其他控制芯片(不一定是MAC层芯片,可能是MCU,如高通芯片建构中,1个MAC芯片可以控制2个PHY芯片,然后MCU控制3个网卡(MAC+2PHY芯片)控制、配置PHY芯片。 Through MII Management ...

Mon Apr 03 05:13:00 CST 2017 0 3720
ZYNQ:88E1510 PHY芯片驱动程序

> SDK V2014.4 PHY 88E1510 PL端以太网,自协商 standalone应用程序 PL端设计,略。 根据PL端生成的hdf,新建项目,采用官方lwip echo server例程。发现运行结果为 -----lwIP TCP echo server ...

Wed Mar 02 17:22:00 CST 2022 0 833
嵌入式开发之hi3519---i2c MDIO PHY uboot phy调试总结

首先调试检查硬件,再调试软件 首先仔细阅读phy和主芯片datesheet ,尤其着重阅读mii寄存器,它是mac和phy交换信息的媒介。 硬件注意:关于phy芯片需要注意的有几点:1、mdio接口和rgmii或者mii接口是否正确。2、电源是否稳定,晶振是否起振并且频率匹配。3、phy地址 ...

Sat Dec 02 06:23:00 CST 2017 0 1814
FPGA控制RGMII接口PHY芯片基础

一、前言   网络通信中的PHY芯片接口种类有很多,之前接触过GMII接口PHY芯片RTL8211EG。但GMII接口数量较多,本文使用RGMII接口88E1512搭建网络通信系统。这类接口总线位宽小,可以降低电路成本,在实际项目中应用更广泛。 二、从GMII过度到RGMII   先看 ...

Mon May 13 19:20:00 CST 2019 0 6675
千兆以太网芯片88E1111 RGMII模式的驱动

88E1111可工作在10Mb/s,100Mb/s,1000Mb/s下,由于DE2-115开发板在设计的时候只采用了4位数据端口,因此只能采用MII模式(100Mb/s),或者RGMII模式(1000Mb/s),看了官方的DATASHEET后,几乎得到什么,于是就想到了一个办法,就是将官 ...

Wed Jan 04 21:27:00 CST 2012 4 27295
[Eth]Mac/Phy/mdio/Rgmii

的若干条款加以定义。 MDIO是一种简单的双线串行接口(2个管脚:MDC和MDIO),将管理器件(如MA ...

Wed Mar 29 06:25:00 CST 2017 0 2126
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM