本课目介绍数字逻辑电路 与 或 非 异或 半加器 全加器 4位全加器(串行进位加法器/行波进位加法器) ...
数字逻辑电路课程设计报告 姓名 姜楠 学号 指导教师 贾立新 专业班级 计算机 自动化 学 院 计算机学院 提交日期 年 月 日 一 实验内容 . 进制计数器设计。 . 数字频率计的设计。 二 进制计数器设计 .设计要求 用 LS 设计 进制加法计数器,计数值从 循环,用 段LED数码管显示计数值。用DEII实验板验证。 .原理图设计 利用两个 LS 充当计数器的高位和低位,下图中左边的 LS ...
2014-02-22 19:55 0 5457 推荐指数:
本课目介绍数字逻辑电路 与 或 非 异或 半加器 全加器 4位全加器(串行进位加法器/行波进位加法器) ...
一、实验目的 1. 加深理解组合逻辑电路的工作原理。 2. 掌握组合逻辑电路的设计方法。 3. 掌握组合逻辑电路的功能测试方法。 二、实验环境 1、PC机 2、Multisim软件工具 三、实验任务及要求 1、设计要求: 用两片加法器芯片74283配合适当的门电路完成两个 ...
Android应用程序开发 课程设计报告 (2019—2020学年 第Ⅰ学期) 基于Android的闲置物品出售系统 系 别 信息与控制工程 专 业 ...
...
Android移动应用开发 课程设计报告 (2019—2020学年 第Ⅰ学期) 电子词典 系 别 信息与控制工程 专 业 计算机科学与技术 班 ...
一、实验目的 熟悉QuartusⅡ的VHDL文本设计过程,学习简单时序逻辑电路的设计、仿真和测试方法。 二、实验 1. 基本命题 用VHDL文本设计触发器,触发器的类型可任选一种。给出程序设计、仿真分析、硬件测试及详细实验过程。 ① 实验原理 由数电知识可知,D触发器由输入的时钟信号 ...
链接地址:实验二 组合逻辑电路设计;实验三 时序逻辑电路设计 目录 实验二 组合逻辑电路设计实验报告 实验三 时序逻辑电路设计实验报告 实验二 组合逻辑电路设计实验报告 一、实验目的 1.加深理解组合逻辑电路的工作原理。 2.掌握组合逻辑电路的设计方法 ...
安卓课程设计报告 (2019—2020学年 第一学期) 学生学籍管理系统设计 系 别: 信息与控制工程系 专 业: 计算机科学与技术 ...