原文:每天进步一点点------Allegro 蛇形走线

对于高速数据总线,如果芯片内部没有延时调节功能,通常使用蛇形走线来调整延时以满足时序要求,也就是通常所说的等长线。蛇形走线的目的是调整延时,所以这一类网络都有延迟或相对延迟约束。所以在做蛇形走线调整时,一定要打开延迟或相对延迟信息反馈窗口。下面说明具体操作步骤。 第 步:手工布线,完成各个网络的连线 有等长要求的Match Group或者是有线长要求的网络 ,此时不必理会是否违反约束规则。 第 步 ...

2013-08-27 11:01 0 3070 推荐指数:

查看详情

每天进步一点点------Allegro PCB

Allegro PCB 1.如何在allegro中取消花焊盘(十字焊盘) set up->design parameter ->shape->edit global dynamic shape ...

Mon Aug 26 17:18:00 CST 2013 0 3209
每天进步一点点------Allegro 铺铜、内电层分割

一、Allegro 铺铜 1、建议初学者内电层用正片,因为这样就不用考虑flash焊盘,这时候所有的过孔和通孔该连内电层的就连到内电层,不该连的就不连。而如果用负片,那么如果做焊盘的时候如果没有做flash焊盘,那么板子就废了。 2、在外层铺铜:shape –> rectangular ...

Tue Aug 27 03:21:00 CST 2013 0 2966
每天进步一点点------Allegro 铺铜详解

铺铜在设计PCB板时很重要,为了加深理解,笔者写下这篇学习的过程。 首先要理解什么是正片和负片,结合网上的资料来理解一下: 正片实际就是能在底片上能看到的就是存在的 负片实际上就是在底片 ...

Tue Aug 27 00:53:00 CST 2013 0 2560
每天进步一点点-->函数fseek() 用法

在阅读代码时,遇到了很早之前用过的fseek(),很久没有用了,有陌生,写出来以便下次查阅。 函数功能是把文件指针指向文件的开头,需要包含头文件stdio.h fseek 函数名: fseek 功 能: 重定位流上的文件指针 用 法: int fseek(FILE ...

Thu Jul 26 17:47:00 CST 2012 1 4957
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM